Memoria de acceso aleatorio: Diferenzas entre revisións
Contido eliminado Contido engadido
de uns > duns |
m Correcciones ortográficas con Replacer (herramienta en línea de revisión de errores) |
||
Liña 35:
* '''Async SRAM''': memoria asíncrona e con tempos de acceso entre 20 e 12 [[nanosegundo]]s, utilizada como caché dos antigos i386, i486 e primeiros Pentium.
* '''Sync SRAM''': memoria síncrona e
* '''Pipelined SRAM''': memoria síncrona con tempos de acceso entre 8 e 4,5 nanosegundos. Tarda máis que a anterior en carga-los datos, pero unha vez cargados, accede a eles con maior rapidez.
|